[ Performance d’architecture d’additionneurs sur les entiers chiffrés ]
Volume 54, Issue 2, May 2021, Pages 113–124
Paulin Boale Bomolo1, Simon Ntumba Badibanga2, and Eugene Mbuyi Mukendi3
1 Chef des Travaux, Département des Mathématiques et Informatique, Faculté des Sciences, Université de Kinshasa, RD Congo
2 Professeur, Département des Mathématiques et Informatique, Faculté des Sciences, Université de Kinshasa, RD Congo
3 Professeur Ordinaire, Département des Mathématiques et Informatique, Faculté des Sciences, Université de Kinshasa, RD Congo
Original language: French
Copyright © 2021 ISSR Journals. This is an open access article distributed under the Creative Commons Attribution License, which permits unrestricted use, distribution, and reproduction in any medium, provided the original work is properly cited.
The fully Homomorphic encryption scheme is corner stone of privacy electronic privacy in real life in more connected world. It allows to perform all kinds of computations on encrypted data. Although, time of computations are bottleneck of numerous applications of real life. In this paper, you aim to study the time of computations on multiple inputs encrypted adders with these schemes. Precisely, we present the TFHE scheme which have published by Illaria Chilloti and all. It belongs many kinds of logics gates as AND, OR, NAND. These logics gates are used to design circuit which represents four architectures of multiple encrypted inputs adders.Finally, we determine the best architecture of adder which is Carry Look-Ahead Adder (CLA). CLA reduce to fifteen precent (15%) time of computations of dedicated architecture like Wallace.
Author Keywords: Fully Homomorphic encryption, bootstrapping, logic gate, binary adder.
Volume 54, Issue 2, May 2021, Pages 113–124
Paulin Boale Bomolo1, Simon Ntumba Badibanga2, and Eugene Mbuyi Mukendi3
1 Chef des Travaux, Département des Mathématiques et Informatique, Faculté des Sciences, Université de Kinshasa, RD Congo
2 Professeur, Département des Mathématiques et Informatique, Faculté des Sciences, Université de Kinshasa, RD Congo
3 Professeur Ordinaire, Département des Mathématiques et Informatique, Faculté des Sciences, Université de Kinshasa, RD Congo
Original language: French
Copyright © 2021 ISSR Journals. This is an open access article distributed under the Creative Commons Attribution License, which permits unrestricted use, distribution, and reproduction in any medium, provided the original work is properly cited.
Abstract
The fully Homomorphic encryption scheme is corner stone of privacy electronic privacy in real life in more connected world. It allows to perform all kinds of computations on encrypted data. Although, time of computations are bottleneck of numerous applications of real life. In this paper, you aim to study the time of computations on multiple inputs encrypted adders with these schemes. Precisely, we present the TFHE scheme which have published by Illaria Chilloti and all. It belongs many kinds of logics gates as AND, OR, NAND. These logics gates are used to design circuit which represents four architectures of multiple encrypted inputs adders.Finally, we determine the best architecture of adder which is Carry Look-Ahead Adder (CLA). CLA reduce to fifteen precent (15%) time of computations of dedicated architecture like Wallace.
Author Keywords: Fully Homomorphic encryption, bootstrapping, logic gate, binary adder.
Abstract: (french)
Le schéma de chiffrement homomorphique complet est la pierre angulaire dans la protection de la vie courante dans un monde de plus en plus connecté. Il permet d’effectuer des traitements arbitraires et diverses sur les cryptogrammes ou les données chiffrées. Quoique, le temps de traitement constitue un goulot d’étranglement pour une gamme plus large d’application dans la vie courante. Dans cet article, notre objectif d’étudier la performance de ces schémas sur les architectures d’additionneurs à entrées multiples. En particulier, notre choix a été porté sur le schéma de chiffrement homomorphique complet TFHE qui offre une gamme assez des portes logiques que sont ET, OU, NONET. Ces portes ont été constituées en circuit pour construire quatre types d’architectures d’additionneurs en vue d’effectuer l’addition sur plusieurs nombres.Enfin, une étude comparative a été réalisée pour déterminer la meilleure en terme de temps d’exécution est l’additionneur à retenue anticipée. Elle réduit de 15 % le temps d’exécution des architectures dédiées tel que celle de Wallace.
Author Keywords: Chiffrement homomorphique complet, porte logique, additionneur binaire, bootstrapping.
How to Cite this Article
Paulin Boale Bomolo, Simon Ntumba Badibanga, and Eugene Mbuyi Mukendi, “Architectural performance of adders on encrypted integers,” International Journal of Innovation and Scientific Research, vol. 54, no. 2, pp. 113–124, May 2021.